Opis
Obitelj MachXO2 postojanih PLD-ova ultra male snage, trenutačnog uključivanja ima šest uređaja s gustoćom u rasponu od 256 do 6864 Look-Up Tables (LUT).Uz jeftinu programibilnu logiku temeljenu na LUT-u, ovi uređaji imaju ugrađeni blok RAM-a (EBR), distribuirani RAM, korisničku flash memoriju (UFM), fazno zaključane petlje (PLL-ovi), unaprijed projektiranu izvornu sinkronu I/O podršku, podršku za naprednu konfiguraciju uključujući mogućnost dvostrukog pokretanja i ojačane verzije često korištenih funkcija kao što su SPI kontroler, I2 C kontroler i mjerač vremena/brojač.Ove značajke omogućuju ovim uređajima upotrebu u jeftinim, velikim potrošačkim i sistemskim aplikacijama.Uređaji MachXO2 dizajnirani su na 65 nm nehlapljivom procesu male snage.Arhitektura uređaja ima nekoliko značajki kao što su programibilni diferencijalni I/Os niskog zamaha i mogućnost dinamičkog isključivanja I/O grupa, PLL-ova na čipu i oscilatora.Ove značajke pomažu upravljati statičkom i dinamičkom potrošnjom energije što rezultira niskom statičkom snagom za sve članove obitelji.Uređaji MachXO2 dostupni su u dvije verzije – uređaji ultra male snage (ZE) i uređaji visokih performansi (HC i HE).Uređaji ultra male snage nude se u tri stupnja brzine –1, –2 i –3, pri čemu je –3 najbrži.Slično tome, uređaji visokih performansi nude se u tri stupnja brzine: –4, –5 i –6, pri čemu je –6 najbrži.HC uređaji imaju unutarnji linearni regulator napona koji podržava vanjske VCC napone napajanja od 3,3 V ili 2,5 V. ZE i HE uređaji prihvaćaju samo 1,2 V kao vanjski VCC napon napajanja.Uz iznimku napona napajanja sve tri vrste uređaja (ZE, HC i HE) međusobno su funkcionalno kompatibilne i pin kompatibilne.MachXO2 PLD-ovi dostupni su u širokom rasponu naprednih paketa bez halogena u rasponu od 2,5 mm x 2,5 mm WLCSP koji štedi prostor do 23 mm x 23 mm fpBGA.MachXO2 uređaji podržavaju migraciju gustoće unutar istog paketa.Tablica 1-1 prikazuje LUT gustoće, paket i I/O opcije, zajedno s drugim ključnim parametrima.Unaprijed projektirana izvorna sinkrona logika implementirana u obitelji MachXO2 uređaja podržava širok raspon standarda sučelja, uključujući LPDDR, DDR, DDR2 i 7:1 prijenos za I/O zaslone.
Tehnički podaci: | |
Atribut | Vrijednost |
Kategorija | Integrirani krugovi (IC) |
Ugrađeno - FPGA (Field Programmable Gate Array) | |
Proizv | Lattice Semiconductor Corporation |
Niz | MachXO2 |
Paket | Ladica |
Status dijela | Aktivan |
Broj LAB-ova/CLB-ova | 160 |
Broj logičkih elemenata/ćelija | 1280 |
Ukupni RAM bitovi | 65536 |
Broj I/O | 107 |
Napon - opskrba | 2,375 V ~ 3,465 V |
Vrsta montaže | Površinska montaža |
Radna temperatura | -40°C ~ 100°C (TJ) |
Paket / Kutija | 144-LQFP |
Paket uređaja dobavljača | 144-TQFP (20x20) |
Osnovni broj proizvoda | LCMXO2-1200 |